新思科技公司(Synopsys, Inc.)与中芯国际集成电路制造有限公司(“SMIC”)宣布:从即日起推出其40纳米RTL-to-GDSII参考设计流程的5.0版本。此款经过生产验证的流程借助Synopsys的完整工具套件,将多样化的自动化低功耗和高性能功能整合在其中,给中芯国际的客户带来了目前芯片设计所需要的差异化性能和功耗结果。
此参考流程是中芯国际与Synopsys专业服务部共同合作的成果,它充分运用Synopsys在先进芯片设计方法学领域的经验和专业知识。该参考流程具有新的高性能设计技术,包括用以提高一款系统级芯片(SoC)性能和响应能力的自动时钟网状综合,以及一个可使设计师快速实现设计收敛而不必对重新设计从头做起的门阵列工程更改指令(ECO)。该参考流程还包括对低功耗技术的支持,这些技术诸如能感知功率的时钟树型综合、功率选通与物理优化、以及由IEEE 1801驱动的低功耗设计意图标准等。
SMIC-Synopsys参考流程5.0现已可供货。更多信息,请访问http://www.smics.com/chn/design/reference_flows.php;或联系SMIC客户经理获得详细信息。
|