(点击放大)
经优化的DesignWare IP可满足物联网应用对安全、无线连接、能效和传感器处理等要求
美国加利福尼亚州山景城,2015年10月—
亮点:
• 用于物联网设计的、丰富的IP产品组合包括各种逻辑库、存储器编译器、非易失性存储器、数据转换器、有线和无线接口IP、安全IP、处理器内核,以及传感器和控制IP子系统
• 专为超低功耗40纳米和55纳米工艺设计的IP产品使功耗最低,同时延长了电池续航时间
• 与TSMC合作开发的低功耗40纳米整合型物联网IP平台,可为传感器融合和语音识别应用所要求的不间断处理功能提供功耗和面积改善
• embARC开放软件平台和ARC访问计划提供开源和商业软件开发工具、驱动软件、操作系统和中间件
新思科技(Synopsys,Inc.,纳斯达克股票代码:SNPS)日前宣布:推出一套完整的、经优化的知识产权(IP)产品组合,以满足多样化物联网应用对安全、无线连接、能效和传感器处理等要求,这些应用诸如可穿戴设备、智能家电、计量和无线传感器网络等。用于物联网的DesignWare®IP产品组合包括功耗和面积都经过优化的逻辑库、存储器编译器、非易失性存储器(NVM)、数据转换器、有线和无线接口IP、安全IP、超低功耗处理器内核,以及整合型传感器和控制IP子系统。此外,Synopsys的embARC Open Software Platform开放软件平台提供了对开源和商业驱动软件、操作系统和中间件的在线获得,以加速应用软件的开发。通过提供为物联网而优化的、业界最丰富的IP产品组合和软件解决方案,Synopsys使开发人员能够加速物联网系统的开发。
为物联网而优化的IP解决方案
• 近阈值、超高密度逻辑库降低了功耗,同时厚氧化层逻辑库为永远开启功能保证低漏电
• 高密度、低电压嵌入式存储器编译器使用了最小位单元,并集成了可支持嵌入式闪存的测试与修复功能
• 功耗和面积都经优化的12位/14位SAR数据转换器、USB 1.1和USB 2.0、MIPI CSI-2和DSI,以及NVM 等IP,能够实现所要求的传感器、数据和连接功能,同时降低总体系统成本
• 经硅验证的Bluetooth® Smart IP符合Bluetooth 4.0、4.1和4.2低功耗标准,并支持低至一伏特的运行,以实现更长的电池续航时间
• 安全IP产品包括Public Key Accelerators(公开密钥加速器)、True Random Number Generators(真随机数生成器)、安全协议加速器,以及安全硬件root of trust、安全启动和中间件软件,它们可针对物联网领域中不断演变的威胁来提供安全保护
• 高度可配置的32位DesignWare ARC®嵌入式处理器和EV视觉处理器使设计人员能够定制每个ARC处理器模块,以满足物联网应用特定的性能、功耗和面积要求
• 预先验证过的、紧密集成的传感器和控制IP子系统借助针对应用的硬件加速器,可实现显著的功耗节约,以及周期数成倍的减少
软件开发工具和生态系统
Synopsys提供一套完整的商业和开源工具及软件套件,以加速用于物联网的、基于ARC处理器的嵌入式系统的开发。该套件包括Synopsys的MetaWare Development Toolkit开发工具包和MQX实时操作系统(MQX RTOS),并提供对GNU工具链和Linux内核的支持。embARC Open Software Platform开放软件平台允许ARC软件开发人员从embarc.org网站上在线获得完整的、免费的、通常用于物联网应用开发的开源软件套件,如MQTT协议、CoAP协议、FreeRTOS实时操作系统和Contiki操作系统等。该网站也提供文档和一个以论坛为基础的社区,在社区中开发人员可以分享资源、专业知识和代码,以加速基于ARC处理器的嵌入式系统的开发。Synopsys也与嵌入式硬件和软件供应商合作,通过ARC访问计划(ARC Access Program)为开发人员提供商业工具、驱动软件、操作系统和中间件。
“随着物联网市场持续演进,设计人员面临着安全、无线连接、成本约束和能效等挑战,而这些是物联网智能产品的核心,”Synopsys的 IP和原型营销副总裁John Koeter表示。“通过提供业界最完整的,专为物联网打造的IP产品组合,加上支持性软件、工具和生态系统,Synopsys帮助开发人员在这个快速增长的市场中实现了他们的设计目标和差异化。”
供货和资源
用于物联网的DesignWare IP产品组合已从现在起开始供货。
关于DesignWare IP
新思科技(Synopsys)是一家为系统级芯片设计提供高质量的、经硅验证的IP解决方案的领先提供商,其丰富的DesignWare IP产品组合包括各种逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及在系统级芯片中集成IP,Synopsys的IP Accelerated计划提供IP原型设计套件、IP软件开发套件以及IP子系统。Synopsys在IP质量、全面的技术支持以及强健的IP开发方法学方面大量投资,使设计人员能够降低集成风险,同时缩短上市时间。如需了解更多有关DesignWare IP的信息,请访问:http://www.synopsys.com/designware。
|